采用数字集成电路板制作电源和模拟电路电源分别供电的方法是:布置电源线时,除了要根据电流的大小尽量加粗走线宽度外,在布线时还应使电源线、地线的走线方向与数据线的走线方向一致。在布线工作的最后,要用地线将PCB的底层没有走线的地方铺满。上述这些方法都有助于增强电路的抗干扰能力。
集成电路板制作时尽可能在微控制器、ROM、RAM等关键芯片的电源输入端安装去耦电容器。实际上,PCB走线、引脚连线和接线等都可能含有较大的电感效应。大的电感可能会在Vcc走线上引起严重的开关噪声尖峰。防止Vcc走线上开关噪声尖峰的方法是在Vcc与电源地之间安放一个O.lpF的去耦电容器。如果集成电路板制作±使用的是表面贴装元件,可以用片状电容器直接紧靠着芯片的Vcc引脚安装。最好使用瓷片电容器,这是因为这种电容器具有较低的静电盯损耗(ESL)和高频阻抗,另外这种电容器在温度和时间上的介质稳定性也很不错。尽量不要使用袒电容器,因为在高频它的阻抗较高。
W在安放去耦电容器时需要注意:在PCB的电源输入端跨接lOOyF左右的电解电容器时,如果体积允许的话,电容量大一些则更好;原则上每个集成电路板制作芯片的旁边都需要放置一个O.OlpF的瓷片电容器,如果电路板的空隙太小而放置不下时,可以每10个芯片左右放置一个1〜lOpiF的袒电容器。对于抗干扰能力弱、关断时电流变化大的元件和RAM、ROM等存储元件,应该在电源线(Vcc)和地线之间接入去耦电容器。
集成电路板制作在能够满足系统要求的情况下,应尽可能采用低的时钟频率。时钟产生器要尽量靠近用到该时钟的器件。石英晶体振荡器外壳要接地,时钟线要尽量短,且不要引得到处都是。石英振荡器下面、噪声敏感器件下面要加大地的面积而不应该走其他信号线。时钟线要垂直于I/O线,避免与I/O线平行;时钟线要远离I/O线。
相关阅读:微控制器集成电路板制作设计的一般原则【汇合】